您好,欢迎来到化拓教育网。
搜索
您的当前位置:首页一种基于FPGA的二维有序统计恒虚警检测器实现方法[发明专利]

一种基于FPGA的二维有序统计恒虚警检测器实现方法[发明专利]

来源:化拓教育网
专利内容由知识产权出版社提供

专利名称:一种基于FPGA的二维有序统计恒虚警检测器实现

方法

专利类型:发明专利发明人:宗竹林,罗杰

申请号:CN202010695957.8申请日:20200720公开号:CN111812632A公开日:20201023

摘要:本发明雷达目标检测技术领域,具体涉及一种基于FPGA的二维有序统计恒虚警检测器实现方法。本发明的方法从二维功率矩阵输入开始,每个时钟周期都进行检测,降低数据缓存反复读取时延,能有效提高检测速度。针对传统OS‑CFAR(有序统计恒虚警)排序过程计算量大情况,采用并行比较完成FPGA实现方法降低排序复杂度。充分考虑模块的复用性,通过移位寄存器组完成二维滑窗结构设置,实现二维OS‑CFAR检测,可节省FPGA的BRAM内存资源和DSP资源。

申请人:电子科技大学

地址:611731 四川省成都市高新西区西源大道2006号

国籍:CN

代理机构:成都点睛专利代理事务所(普通合伙)

代理人:孙一峰

更多信息请下载全文后查看

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- huatuo9.cn 版权所有 赣ICP备2023008801号-1

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务