您的当前位置:首页正文

武汉大学_《微机系统与接口技术》期末考试试题(A卷)2007—2008学年第二学期(开卷考试

来源:化拓教育网
武汉大学计算机学院

《微机系统与接口技术》期末考试试题(

班号:

一、填空题(每空

学号:

1 分,共20 分)

组成,它的通用寄存器是

Petium 的外部数据总线是

位。级中断。

V ,“ 0”电平对应的是

KB寻址与计数能力。

ms。

驻留的信息。

PCI 的总线频率为

33.33MHZ ,总线宽度为

32 位,则总线的数据传

V 。

位。

A 卷) 2007— 2008 学年第二学期(开卷考试)

姓名:

成绩:

:答案全部写在答题纸上)

1、8086CPU 由执行部件 EU 和2、80486 是

3、1 片 8259A 可管理4、EIA-RS-232C5、8237DMAC

位的微处理器,

级中断, 5 片 8259A 级联最多可管理

数据线上输入的逻辑“ 1”电平对应的电压值是有

个独立通道,每个通道有

,其刷新时间间隔一般为最近常用的,又是在

触发的,若

6、需要定时刷新的存储器是7、Cache 中保存的是

8、局部总线 PCI 的中断信号是输率是

9、USB 是通用

MB/S 。

行总线,最多可连接个设备。

2k× 8b 的存储矩阵,需要

片储存器芯片,需要

位地址作为片内

10、用 1K × 1b/片的 RAM 存储器芯片组成地址选择端。

二、单项选择题(每小题1、若 82C55AA. 23H

2 分,共

20 分)

组工作在方式B. A3H

1,输出, B 组工作在方式

C. 80H

D. 85H

0,输入,则其方式控制字为。

2. 在 8086 系统中,假设A. 20104H

B. 20102H

SS=2000HSP=0102H ,则执行 PUSH AX 指令后,栈顶的物理地址是

D. 200FEH

C. 20100H

3. 32 位微处理器实现的是A. 主存储器和 Cache

C. 分段存储器管理和分页存储器管理4. TSS 描述符必须存放在A. LDT

B. GDT

两级存储器管理

B. 一级 Cache 和二级 CacheD. 主存储器和虚拟存储器

中C. IDT

D. TLB

5. 执行 IN AL , 20H 指令时A. 001

B. 010

M/IO , RD , WR 信号组合为

C. 101

D. 011。

6. Petium 微处理器的总线周期状态是A. T 1T 2T 3T WT4

B. T 1T 2T 3T 4 C. T i T 1T 2T 12T 2pT D D. T iT 1T 2T 1bT b

1ms,则它的波特率是

b/ s。

7. 在异步串行数据通道上的数据传送过程中,测得字符的位时间是A.1

B. 1000

C. 2000

1的代码段可以向特权级为

C. 0,1,2,3

D. 2,3D. 500

8. 同一任务内,特权级为A.0,1

的代码段控制转移。

B. 0 ,1,2

9.进行间接任务转换时, CALL/JMP 指令中选择符对应的描述符是A. 代码段描述符10. 下面的中断中,只有A. INT0

B.INTNB. 调用门

C. 任务门

D. TSS 描述符

需要硬件提供中断类型码C. NMI

D. INTR

三、判断题(每小题2 分,共 10 分)

N-1

1.82C55A C 口的按位置位 /复位命令应写到 C 口中(2.如果用 8237DMAC

传送 N 个字节,则写入基字节计数器的字节总数应为

))

2

46

3.每个任务都有自己的局部描述符表(4.非编码键盘本身能提供

ASC Ⅱ码(

5.32 位微处理器在保护模式下可访问的虚拟存储空间是

B(

四、问答题(第 1 小题12 分,第 2 小题 8 分,共20 分)

2000H ,存储器 00D02000H

单元开始存放(从低地址到高地址依次

1.设 GDTR 的内容为 00D00000FFFFH ,LDTR 的内容为存放)的描述符内容为给出的 CS 段选择符为

FF, FF ,00 , 00, 70, 82, 00 , 00。问局部描述符表(200CH ,则 CS 段描述符存放在哪几个单元?

LDT )的起始地址和结束地址是多少?假设

2.在 CGA 中分辨率图形模式下,如果要在( 0B8000H 开始的 16K

CRT 161 列× 100 行的像素点上显示一个彩色点,请问应在显示缓冲区

VRAM

区)的哪个字节地址(即哪个字节)中的哪两位填入相应的颜色值?

五、编程题(第1.使用 82C5440~43H 。

1 小题15 分,第通道 0,方式

2 小题15 分,共 30 分)

τ =4ms,设 CLK 0为 2MHZ ,试编写初始化程序。设

82C54 的口地址为

3, BCD 码计数,定时

2.假设 CPU 正在执行 8259A

的 IR 2中断服务程序,在服务过程中希望允许比IR 2优先级低的中断得到响应,请在 IR 2中断服

务程序中编写特殊屏蔽方式程序。设8259A 的口地址为 20、 21H ,允许开放所有中断。

因篇幅问题不能全部显示,请点此查看更多更全内容